Лекции по схемотехнике
В формате .doc
Лекции по схемотехнике
• Введение
• 1 Арифметические и логические основы ЭВМ
o 1.1 Арифметические основы ЭВМ
o 1.2 Логические основы ЭВМ
o 1.2.1 Основные положения алгебры логики
o 1.2.2 Логические элементы
o 1.2.3 Законы и тождества алгебры логики
• 2 Основы синтеза цифровых устройств
o 2.1 Последовательность операций при синтезе цифровых устройств комбинационного типа
o 2.2 Аналитическая запись логической формулы КЦУ
o 2.3 Понятие базиса
o 2.4 Минимизация логических формул
o 2.4.1 Расчётный метод минимизации
o 2.4.2 Минимизация неопределённых логических функций
o 2.5 Запись структурных формул в универсальных базисах
• 3 Логические элементы
o 3.1 Основные параметры логических элементов
o 3.2 Транзисторно-транзисторная логика
o 3.2.1 ТТЛ элемент И-НЕ с простым инвертором
o 3.2.2 ТТЛ элемент со сложным инвертором
o 3.2.3 Элементы ТТЛШ
o 3.2.4 Элементы ТТЛ с тремя выходными состояниями —
o 3.3 Эмиттерно-связанная логика
o 3.4 Транзисторная логика с непосредственными связями (ТЛНС)
o 3.5 Интегральная инжекционная логика
o 3.6 Логические элементы на МОП-транзисторах
o 3.6.1 Логические элементы на ключах с динамической нагрузкой
o 3.6.2 Логические элементы на комплементарных ключах
• 4 Цифровые устройства комбинационного типа
o 4.1 Двоичные сумматоры
o 4.1.1 Одноразрядные сумматоры
o 4.1.2 Многоразрядные сумматоры
o 4.1.3 Арифметико-логические устройства
o 4.2 Кодирующие и декодирующие устройства
o 4.2.1 Шифраторы
o 4.2.2 Дешифраторы (декодеры)
o 4.3 Коммутаторы цифровых сигналов
o 4.3.1 Мультиплексоры
o 4.3.2 Дешифраторы-демультиплексоры
o 4.4 Устройства сравнения кодов. Цифровые компараторы
o 4.5 Преобразователи кодов. Индикаторы
• 5 Цифровые устройства последовательностного типа
o 5.1 Триггеры
o 5.1.1 RS-триггеры
o 5.1.2 D-триггеры (триггеры задержки)
o 5.1.3 Триггер Т-типа (Счётный триггер)
o 5.1.4 JK-триггеры
o 5.1.5 Несимметричные триггеры
o 5.2 Регистры
o 5.2.1 Параллельные регистры (регистры памяти)
o 5.2.2 Регистры сдвига
o 5.2.3 Реверсивные регистры сдвига
o 5.2.4. Интегральные микросхемы регистров (примеры)
o 5.3 Счётчики импульсов
o 5.3.1 Требования, предъявляемые к счётчикам
o 5.3.2 Суммирующие счётчики
o 5.3.3 Вычитающие и реверсивные счётчики
o 5.3.4 Счётчики с произвольным коэффициентом счёта
o 5.3.5 Счётчики с последовательно-параллельным переносом
o 5.3.6 Универсальные счётчики в интегральном исполнении (Примеры)
• 6 Запоминающие устройства
o 6.1 Иерархия запоминающих устройств ЭВМ
o 6.2 Структурные схемы ЗУ
o 6.3 Оперативные запоминающие устройства
o 6.3.1 Типы оперативных запоминающих устройств
o 6.3.2 Основные параметры ЗУ
o 6.3.3 Внешняя организация и временные диаграммы статических ОЗУ
o 6.3.4 Микросхемы ОЗУ
• Список использованных источников
|